IRNOC: UMA FERRAMENTA DE SIMULAÇÃO PARA REDES-EM-CHIP IRREGULARES

Samuel da Silva Oliveira, Márcio Eduardo Kreutz

Resumo


Redes-em-Chip e uma abordagem interessante para grandes Sistemas-em-Chip com vários caminhos de comunicação, permitindo uma melhoria no desempenho e escalabilidade. Os comutadores dentro dos roteadores definem rotas para qualquer tipo de padrão de tráfego. Durante a fase de projeto, os modelos de rede precisam ser avaliados em relação às restrições por meio de ferramentas de simulação. A maioria dos simuladores disponíveis concentra-se em redes com topologias regulares. Este artigo apresenta o simulador Ir-NoC, uma ferramenta dedicada à simulação de topologias irregulares relacionadas à latência e ao número de pacotes que cumprem seus prazos. Vários experimentos comparam avaliações de abordagens regulares e irregulares para a construção de topologia de rede.


Palavras-chave


Simulador; IrNoC; Topologia Irregular; Rede-em-Chip; Sistema-em-Chip

Texto completo: PDF

Todo conteúdo da revista está sob a licença 

Revista de Sistemas e Computação. ISSN 2237-2903